ARQUITECTURA AUTO-RECONFIGURABLE DINAMICAMENTE PARA APLICACIONES DE BAJO COSTE Y BAJO CONSUMO.

Autor: GARCIA LORENZ MICHAEL VICTORIO
Año: 2003
Universidad: CARLOS III DE MADRID
Centro de realización: UNIVERSIDAD CARLOS III DE MADRID
Centro de lectura: ESCUELA POLITECNICA SUPERIOR
Director: ENTRENA ARRONTES LUIS
Tribunal: MANDADO PEREZ ENRIQUE , AGUIRRE ECHANOVE MIGUEL ANGEL , BOEMO SCALVINONI EDUARDO , DE LA TORRE ARNANZ EDUARDO , SANCHEZ REILLO RAUL
Resumen de la tesis

En esta tesis doctoral se estudia la reconfiguración dinámica de FPGAs para el diseño de sistemas de procesamiento digital de señal, con el fin de reducir el consumo de energía y abaratar costes. Se propone una arquitectura auto-reconfigurable mínima, que utiliza únicamente una FPGA para controlar el sistema de reconfiguración dinámica y a la vez realizar el procesamiento de señal, a diferencia de otras arquitecturas existentes, que utilizan elementos adicionales como microprocesadores u otras FPGAs. Asimismo se ha realizado una metodología de diseño específica para reconfiguración dinámica y de esta manera paliar la carencia de herramientas de diseño que permitan la implementación de esta técnica. También se estudia el consumo de los sistemas reconfigurables dinámicamente y particularmente, por vez primera, se estudia el impacto de la reconfiguración dinámica en el consumo. Este estudio permite determinar la viabilidad de la reconfiguración dinámica como método de reducción de consumo. La arquitectura propuesta se ha utilizado para implementar un sistema de procesado de imagen auto-reconfigurable, que hace uso de un sistema de configuración de doble nivel para aumentar la versatilidad y que por todo ello consigue una excepcional combinación de prestaciones, consumo y coste.
Materias relacionadas